VHDL ile FPGA PROGRAMLAMA - Ders11: VHDL State Machine Örneği Debounce Devre Tasarımı Part 1

  Рет қаралды 7,568

Mehmet Burak Aykenar

Mehmet Burak Aykenar

Күн бұрын

Пікірлер: 12
@yigitkucukbabuccu5587
@yigitkucukbabuccu5587 6 ай бұрын
8:38 hiç öyle düşünmedim.
@caglayandokme
@caglayandokme 4 жыл бұрын
"Uzun dersi sevmiyorum" Biz seviyoruz abi :)
@mehmetburakaykenar
@mehmetburakaykenar 4 жыл бұрын
uzun sürerse partlara kısımlara ayırıyorum yoksa uzun konuları islemeyecek değilim :) belki ilerde 5 10 parttan oluşacak dersler olacak inşallah
@emircankeserci6777
@emircankeserci6777 Жыл бұрын
hocam merhaba timer_tick dediğiniz şey tam olarak ne oluyor
@irhanm9654
@irhanm9654 3 жыл бұрын
timer_tick sinyalini neden kullandık?
@mehmetburakaykenar
@mehmetburakaykenar 3 жыл бұрын
P_Timer processinde Timer dediğimiz Signal ilgili limit değere ulaşınca Timer tick sinyali 1 oluyor. böylece sıfırdan bire ya da birden sıfıra geçiş durumlarında beklememiz gereken sürenin tamamlandığını anlıyoruz ve ilgili durum geçişini gerceklestiriyoruz
@ugur181
@ugur181 2 жыл бұрын
s_zerotoone state 'inde s_one 'a geçiş koşulu olarak 1 ms saniye saymasını verdik ama birde bu 1 ms sonucunda da input sinyalinin 1 olma koşulunu da incelememiz gerekmez miydi? yani kodu revize etmemiz gerekirse şöyle olabilir mi if(timer_tick='1') then if (signal_i='1') then state
@mehmetburakaykenar
@mehmetburakaykenar 2 жыл бұрын
şimdi githubdan koda baktım, 12. ders içerisinde debounce.vhd kodu, orada sıfıra gelme durumunu kontrol ediyorum timeout olana kadar, yani sinyal 1 olmalı, sıfır gözüktüğü anda zaten zero durumuna geri geçeceği için aslında sinyal 1 mi diye ekstra bakmaya gerek yok, çünkü sinyalin sıfıra düşmemesi demek zaten 1 olması demek
@ugur181
@ugur181 2 жыл бұрын
@@mehmetburakaykenar Teşekkür ederim hocam.
@adelochosen
@adelochosen 2 жыл бұрын
@@mehmetburakaykenar Aslında burda bir kabul var. 1 ms boyunca 0 a inmemişse ondan sonra da inmez diye. Tabi timer_thick 1ms olduğu anda şans eseri 0 da inerse iki "if" de doğru olacağından sonucu ne olur bilemiyorum:)
@sefakaraca2749
@sefakaraca2749 2 жыл бұрын
Hocam VHDL kodlarını yazarak görüntü işleme uygulaması geliştirmek mümkün mü?
@mehmetburakaykenar
@mehmetburakaykenar 2 жыл бұрын
mümkün tabi ki de, FPGA çokça kullanılıyor görüntü işleme alanında paralel hesaplama avantajından dolayı
ÇİP TASARIMI - Ders 11: Routing
28:35
Mehmet Burak Aykenar
Рет қаралды 1,2 М.
Une nouvelle voiture pour Noël 🥹
00:28
Nicocapone
Рет қаралды 9 МЛН
So Cute 🥰 who is better?
00:15
dednahype
Рет қаралды 19 МЛН
We Attempted The Impossible 😱
00:54
Topper Guild
Рет қаралды 56 МЛН
ÇİP TASARIMI - Ders 9: Placement
30:24
Mehmet Burak Aykenar
Рет қаралды 978
USA strikes Russia / Zelensky's statement on negotiations
15:12
NEXTA Live
Рет қаралды 672 М.
Azerbaycanlı Oldukları Bilinmeyen Ünlüler
11:36
Dizzy Tube
Рет қаралды 172 М.
Как Лиза Су спасла AMD
18:03
House of NHTi
Рет қаралды 115 М.
ÇİP TASARIMI - Ders 14: Efabless Caravel Framework - 10000 Dolara Çip Üretimi
20:17